Tugas Pendahuluan Modul 4 P1K6
Percobaan 1 Kondisi 6 : Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit
2. Gambar Rangkaian simulasi[Kembali]
4. Prinsip Kerja Rangkaian[Kembali]
Rangkaian menggunakan 8 D flip-flop untuk membentuk output 8 bit. Setiap bit direpresentasikan oleh satu flip-flop. Rangkaian ini merupakan jenis Serial In Serial Out (SISO), di mana data masuk secara serial melalui satu jalur dan keluar secara serial melalui jalur output. Kaki R (reset) dan S (set) pada flip-flop diberi logika 1 (High), sehingga tidak aktif, dan operasi flip-flop dikendalikan oleh kaki J dan K.
Saklar digunakan untuk memberikan input data. Kaki J dihubungkan langsung ke saklar, sedangkan kaki K dihubungkan melalui gerbang NOT untuk memastikan data biner (logika 0 atau 1) dapat diterima dengan baik. Gerbang NOT memastikan adanya kondisi komplemen antara J dan K agar flip-flop dapat beroperasi sesuai perubahan posisi saklar.
Kaki CLK dari setiap flip-flop terhubung ke gerbang NOT lainnya, di mana satu input gerbang NOT berasal dari clock, dan input lainnya dari saklar. Kombinasi ini memastikan bahwa clock sinkron dan mengontrol pergeseran data dari flip-flop pertama hingga ke flip-flop terakhir. Pergeseran ini terjadi secara berurutan dari kiri ke kanan setiap kali sinyal clock aktif.
Hasilnya, data yang dimasukkan melalui saklar akan bergeser secara serial melalui flip-flop dan keluar sebagai output serial di ujung rangkaian. Dengan demikian, rangkaian ini dapat menyimpan dan menggeser data sesuai siklus clock.
Download File Rangkaian [disini]
Download Video Simulasi [disini]
Download Datasheet 74LS112 (J-K Flip Flop) [disini]
Komentar
Posting Komentar